Studopediya

КАТЕГОРИЯ:


Астрономия- (809) Биология- (7483) Биотехнологии- (1457) Военное дело- (14632) Высокие технологии- (1363) География- (913) Геология- (1438) Государство- (451) Демография- (1065) Дом- (47672) Журналистика и СМИ- (912) Изобретательство- (14524) Иностранные языки- (4268) Информатика- (17799) Искусство- (1338) История- (13644) Компьютеры- (11121) Косметика- (55) Кулинария- (373) Культура- (8427) Лингвистика- (374) Литература- (1642) Маркетинг- (23702) Математика- (16968) Машиностроение- (1700) Медицина- (12668) Менеджмент- (24684) Механика- (15423) Науковедение- (506) Образование- (11852) Охрана труда- (3308) Педагогика- (5571) Полиграфия- (1312) Политика- (7869) Право- (5454) Приборостроение- (1369) Программирование- (2801) Производство- (97182) Промышленность- (8706) Психология- (18388) Религия- (3217) Связь- (10668) Сельское хозяйство- (299) Социология- (6455) Спорт- (42831) Строительство- (4793) Торговля- (5050) Транспорт- (2929) Туризм- (1568) Физика- (3942) Философия- (17015) Финансы- (26596) Химия- (22929) Экология- (12095) Экономика- (9961) Электроника- (8441) Электротехника- (4623) Энергетика- (12629) Юриспруденция- (1492) Ядерная техника- (1748) Arhitektura- (3434) Astronomiya- (809) Biologiya- (7483) Biotehnologii- (1457) Военни бизнесмен (14632) Висока technologies- (1363) Geografiya- (913) Geologiya- (1438) на държавата (451) Demografiya- ( 1065) Къща- (47672) журналистика и смирен (912) Izobretatelstvo- (14524) външен >(4268) Informatika- (17799) Iskusstvo- (1338) историята е (13644) Компютри- (11,121) Kosmetika- (55) Kulinariya- (373) културата е (8427) Lingvistika- (374) Literatura- (1642) маркетинг-(23702) математиците на (16968) Механична инженерно (1700) медицина-(12668) Management- (24684) Mehanika- (15423) Naukovedenie- (506) образователна (11852) truda- сигурност (3308) Pedagogika- (5571) Poligrafiya- (1312) Politika- (7869) Лево- (5454) Priborostroenie- (1369) Programmirovanie- (2801) производствено (97 182 ) индустрия- (8706) Psihologiya- (18388) Religiya- (3217) Svyaz (10668) Agriculture- (299) Sotsiologiya- (6455) на (42831) спортист строително (4793) Torgovlya- (5050) транспорт ( 2929) Turizm- (1568) физик (3942) Filosofiya- (17015) Finansy- (26596) химия (22929) Ekologiya- (12095) Ekonomika- (9961) Electronics- (8441) Elektrotehnika- (4623) Мощност инженерно ( 12629) Yurisprudentsiya- (1492) ядрена technics- (1748)

Binary кодиран десетичен система

В основата на системата е и всяка цифра е 0, 1, 2 ... 9 са четирицифрен двоично число (Book). Тази система за номериране се използва като отправна точка при въвеждане на данни и изход, както и за решаването на проблемите с голям набор от числа, но с по-малък размер на изчисления, които могат да подобрят ефективността на компютри, компютърна.

Пример. Конвертиране на десетични числа

в BCD.

7 4 6 9 3 5

Това представяне на десетични числа обикновено се нарича кодирани в BCD 8421. Тези номера 8, 4, 2, 1 е увеличаване на броя на бит в кодирането на цифрите от 0, 1, ..., 9, т.е. 1 се движат в следващата по-висока категория.

Освен се използват код 8421 в двоично кодиране на десетични цифри и други кодове, някои от тях са показани в таблица. 2.1.

С излишък от 6 код е широко използван при извършване на аритметични операции.

7421 оригиналния код, така че всяка комбинация код не съдържа повече от две единици.

Код 2 от 5 код е от всички комбинации от само две единици и се използва за откриване на грешки.

На код 2421 кодовата дума всяка десетична цифра съответства на номера на обратен код, за да допълнят оригинален номер девет.

Т а б л д 2.1

Най-често срещаните кодове

десетични цифри Binary кодиран десетичен система (кодове)
с излишък от 6 2 от 5

3. елементи на логиката

3.1 Преглед

Цифровата технология за по-лесна обработка, приемане, преобразуване, комуникация, производство над й аритметични операции и логически с помощта на специална азбука, състояща се от две букви. Тези писма обикновено са обозначени със символите 0 и 1. Кодовите думи са направени с помощта на тези символи, които можете да извършвате математически и логически операции.

Устройства, предназначени за генериране на прости символи 0 и 1 или повече комплекс кодови думи се наричат ​​логически елементи, логика или цифрови устройства. В този случай входовете на тези устройства се наричат ​​аргументи и изходи - (. Фигура 3.1) функции.

Фиг. 3.1 Графично представяне на логика елемент: * - показалка функция; входа (аргументи); Y - изход (функция).

Аргументи и функция са в най-логично 0 (логика 0) и логика 1 (логика 1), методът използва две физически представителство на логиката 0 и логика 1: потенциал и пулса.



С потенциал за логика 0 съответства на ниско ниво на напрежение и логика 1 - високо. Този метод на представяне на логически стойности се нарича положителна логика (фиг. 3.2a).

Сравнително рядко се използва отрицателна логика, в която логика 1 съответства на ниско ниво, и логика 0 - (. Фигура 3.2б) висока.

Когато импулсни логическа единица (логика 1) съответства на присъствието на импулс, логическа нула (логика 0) - (. Фиг 3.2V) отсъствието

Фиг. 3.2

Когато потенциален метод или логически 1 логически 0 стойности могат да бъдат определени по всяко време, и в един импулс - само в дискретни (часовник) времеви точки.

Прилагане на различни логически функции могат сложност с основни NAND порти, или, и, както и техните производни - нито NAND като диоди и транзистори.

3.2 NAND порта

НЕ порта (инвертор) изпълнява логическата операция на отрицанието и най-важното е електронен транзистор.

Фиг. 3.3 показва порти логика не на биполярни и полеви транзистори.

При липса на входен сигнал ( ) Transistor е затворен, ток на колектора почти до нулата ( ) И в съответствие с уравненията на динамиката на транзистора:

членът изход е настроен на високо ниво на напрежение т.е. ,

Трябва да се има предвид, че липсата на сигнал на входа на NAND порта = 0), свързващ входа означава на корпуса, както и наличието на

на входа = 1) - влизане връзка с източник на напрежение (източник на сигнал) висока.

Когато сигнал ( ) Отваря транзистор, колектора ток се увеличава до максимална стойност ( → макс, неговата стойност се определя от резистора ) И уравнението на динамиката на изходното напрежение на транзистора се намалява до почти нула

( ).

Както се вижда от фиг. 3.3b инвертор има един вход и един изход. Таблицата за истина (или държавата) дава представа за изходното напрежение в зависимост от стойностите на входния сигнал.

Фиг. 3.3 NAND порта: а) - на биполярни и полеви транзистори, съответно; б) - графично изображение; в) - истина маса.

ИЛИ порта 3.3

ИЛИ порта - изпълнява логическа операция на дизюнкция (допълнение):

и може да се прилага като диоди и транзистори. Елементът има няколко входа и един изход. Графично представяне и истина маса за двама-елементни входове А (подобни на N - броят на входа) са показани на Фиг. 3.4.

Фиг. 3.4 Логическа ИЛИ елемент: а) - графично изображение; б) - маса истина.

таблицата истината е, въз основа на логически израз (3.1) дават аргументи различни стойности (или комбинация), ние получаваме определени стойности на функцията ,

а) или врата диод.

NAND порта вериги, или предназначени за работа с

варива (потенциали) на положителен поляритет (фиг. 3.5 а) и отрицателна полярност (фиг. 3.5 б) при входовете на NAND порта.

Фиг. 3.5Logichesky един ИЛИ диод: а) - положителен поляритет; б) - отрицателна полярност.

Принципът на действие е следният.

При липса на импулси (потенциални), съответстващи на полярността на всички входове елемент диоди са затворени, ток в резистор, R отсъства и изхода на NAND порта установено ниско ниво на напрежение ).

Когато импулси (потенциал) най-малко един от входовете отваря връзка към този пост диод, има ток в резистор R верига и определя изхода на високо ниво на напрежение ( ).

б) порта транзистор OR.

ИЛИ порта биполярни транзистори (или поле) е показана в ris.8.6 и се състои от два основни етапа на амплификация.

Първият етап е различен от конвенционален електронен ключ, който има няколко паралелни свързани транзистори, работещи на

товар колектор (Фиг. 3.6).

Фиг. 3.6 порта или транзистор.

В основната схема на транзистори на първия етап са порта входове ИЛИ.

Принципът на действие е следният.

При липса на сигнали всички входове на ИЛИ порта транзистори на първия етап са затворени, тяхната колектор-емитер съпротива голяма (в близост до 1M0m), така че през резистор тече само обратна колектор - базови токове (токове на утечка Т.е. Това може да се счита практически

нула В съответствие с уравнението на динамиката на изхода на транзистора етапа на напрежението в точка А е приблизително равна на Т.е.

По този начин, на входа на втория етап е разположен логика един сигнал, който под действието на транзистор Отваря се, неговото съпротивление намалява до няколко десетки ома и тока колектор увеличава до определена стойност в зависимост от стойността на резистора В уравнението на динамиката на напрежението на транзистор колектор Т.е. изходния сигнал на ИЛИ порта е нула ,

Когато сигнал логика 1 до един от входовете или елементи като транзистор отваря, токът увеличава и потоци по веригата:

Според уравненията на динамиката на напрежението на транзистор колектор (в точка а) от транзистор може да се счита за нула ,

сигнал се подава към входния транзистор На втория етап на транзистора е затворен и напрежението на изхода или елемент се увеличава до ,

3.4 И порта

The И портата изпълнява логическа връзка (умножение)

и може да се осъществи като се използват диоди или транзистори. И порта има няколко входа и един изход.

Графично представяне и истина маса (за два входа) елемент, показан на фиг. 3.7.

Фиг. 3.7 И порта: а) - графично изображение; б) - таблица истината за даден елемент с два входа.

а) и порта диод

Фиг. 3.8 И порта диод.

Веригата на фиг. 3.8a е проектиран да работи с импулси (потенциален) положителен поляритет, веригата на фиг. 3.8 б - да работи с варива (потенциали) на отрицателна полярност.

Операционната принципа на логиката елемент е, както следва.

При липса на входни сигнали всички катода на диода във веригата на фиг. 3.8a и всички аноди в схемата на фиг. 3.8b свързан с обща шина (жилища) чрез източници изходната верига сигнал, диоди, в този случай, са в отворено състояние. Както се вижда от схемата, всички диоди, свързани в паралел с товара (изход), така че най-малко отворените един или повече диоди са шунтирани навън и на изхода се задава ниско напрежение ,

Когато сигнал за всички входове диоди са затворени и токът ще тече през резистор R и натоварването на изхода, задаване на изхода на логиката 1 ,

б) И порта транзистори

Елементът се състои от две електронни ключове за биполярни или полеви транзистори. Първият етап има редица транзистори,

свързан в серия (фиг. 3.9).

Фиг. 3.9 И порта.

Основната верига на транзистори на първия етап са входове и порта.

Принципът на действие е следният.

При липса на входни сигнали или един от тях ) транзистори (Или една от тях) ще бъдат затворени в сегашната схема на първия етап ще отсъства и в съответствие с динамиката на напрежение на транзистора уравнение в точка А бе определен за логика 1 ( ,

По този начин, на входа на втория етап ще работи логика 1, което причинява образуването на транзистор и за да се установи на ниво логика 0 на изхода на И ( ).

Когато сигнал за всички входове ) транзистори отворен, токът в колекторните вериги на транзисторите се увеличава

(Определена от стойността на неговата устойчивост и в съответствие с динамиката на напрежение на транзистора уравнение в точка А е намалена до нивото на логиката 0 ( ,

логика 0 сигнал се подава на входа на транзистора на втория етап, който е затворен и напрежението на изхода на врата, и се издига до ниво логика 1 ( ).

3.5 И порта NOR

И порта NOR изпълнява функцията отрицание на връзка (умножение):

и може да се основава на диод-транзистор (DTL) или транзистор-транзисторна логика (TTL).

В най-простия вариант логическа И-НЕ елемент може да се получи чрез свързване в серия с и врата (фиг. 8.9) инвертора. Две скорошни етап в тази схема ще бъде на две инвертори и според аксиома деформация в точка А, подложени на двойна инверсия не променя нивото си логика: , По този начин, логика и-NO елемент е опростена до един етап.

NAND порта с три входа не е показано на фиг. 3.10.

От таблицата за истина показва, че логическата функция е нула Само в случай на наличие на сигнал на всички входове на NAND порта В този случай, всички транзистори са отворени, на ток

Той има максимална стойност и уравнението на елемента на транзистор на динамиката на напрежението на изхода на И-НЕ логика се свежда до нула (логика 0).

Фиг. 3.10 Logical NAND: а) покриване на логическия блок; б) -graficheskoe изображение; в) -Table истина.

а) една врата NOR тип DTL

Фиг. 3.11

И-НЕ елемент се състои от входно диод каскада, действаща като NAND порта, и инвертор транзистор VT един (елементи не ще).

Ако на всички входове към високо ниво на напрежение (логика 1), а след това всички диоди са затворени и на изхода диод каскада в точка А се образува напрежение на високо равнище (логика 1). Това напрежение през диод VD1 на, VD2 се предава към основата на VT транзистор, транзистор отваря и уравнението на динамиката на продукцията транзистор на инвертора е настроен ниско напрежение ( ).

Диоди VD1, VD2 служи като повлияе диоди, които пречат на работата на транзистора VT от случайни леки колебания на напрежението.

Известно е, че превключва на транзистор да се отварят и когато наситеността на база напрежение B, отворената напрежението на диода пада Б. По този начин, в включен транзистор с наситен държавата, напрежението в точка А трябва да е в този случай най-малко:

Когато е правилно избран напрежение електрозахранване Това условие трябва да бъде изпълнено и логика елемент ще работи без повреди.

Ако поне един от изходите на NAND порта действа логика 0, след определен на ниско напрежение (логика 0) и отвеждащия елемент И-НЕ логика 1 е установен ( ).

б) И порта NOR тип TTL

Отличителна черта на първия етап портата) е да се използва един транзистор mnogoemitternogo заместване група вход диод верига LBD, и Bazo колектор кръстовище на транзистора служи като напрегнатата диод (фиг. 3.12).

Фиг. 3.12

Най-емитер на транзистора преходи служат като входни диоди. При липса на един или всички от входните сигнали транзисторни излъчватели са свързани към обща шина чрез нисък импеданс източника на входния сигнал вериги. Най-емитер и колектор на транзистор преходи са изместени в посока напред и транзистора ще бъде в режим на насищане, т.е. Bazo-емитер на транзистора токове ще има максимална стойност ( Тези течения текат по веригата:

(Housing)

Base ток в този случай, ще бъде нула ( ).

При липса на база ток транзистор е затворен и изходното напрежение на NAND порта не е равно на 1 логика ( ).

В случай на наличие на логиката 1 на всички входове ( ) емитер на транзистора преходи затворен и отворен колектор кръстовище и на база ток транзистор Това отнема максималната стойност чрез въвеждане на транзистор в режим на насищане. Напрежението на изхода на транзистор намалява до логика 0 ( ).

03.06 порта NOR

Gate, нито да изпълняват функцията дизюнкция отрицание

и той може да бъде изработена от ИЛИ порта чрез изтриване на последния стадий на инвертора:

Фиг. 3.13 порта NOR а) - логическият блок; б) - графично изображение; в) - истина маса.

При липса на сигнали на входа на транзистори на всички затворени, колектор-емитер съпротивление преходите високо следователно ток и не в съответствие с уравнението на елемента на транзистор на динамиката в продукцията е настроен на напрежение на високо ниво ( ).

Във всички останали случаи, когато най-малко един от входовете е логиката 1 Ние се установи (отворен транзистор), на изхода на NAND порта NOR ще действа напрежение, равно на логиката 0 ( ).

3.7 Изграждане на структурни схеми за логически изрази

След като учи глава 2 и 3, може да се пристъпи към изграждане на структурни схеми, разработени логически устройства в техните логически изрази. Сложността на блок-схемата се определя, преди всичко, логически израз, броят на променливите в него, броя и вида на логически елементи, броят на входа на всяка логика елемент. В търговската мрежа серия врати са оборудвани с различни елементи от броя на входа, така че да се изгради логически устройства може да вземете елементи с необходимия брой входове в съответствие с блок-схемата.

Въпреки това, за някои от причините, ние трябва да използвате логика порти, броят на които не съответстват на броя на входовете входове като елементи на блок-схемата. В такива случаи, употребата на някои прости методи или техники позволи логически елементи, които не биха могли да променят крайния резултат на логически функции разследвани.

Да приемем, че вратата е прекалено голям брой входове, като например две или три, вместо на един (фиг. 3.14).

Фиг. 3.14

Превишение вход или входове могат да бъдат оставени свободни (не е свързан), но в този случай съществува риск от повреда на всякаква логика елемент чрез увеличаване на шума или смущенията в свободното влизане.

Фиг. 3.14 показва как да се включи логически елементи с излишък на входа:

- Неизползван вход може да бъде свързан с всеки вход използва. Необходимо е да се гарантира, че източника на входен сигнал не е бил претоварен. В противен случай, тя намалява увеличение натоварване скорост логика елемент, а в екстремни случаи може да доведе до намаляване на надеждността на устройството;

- Най-неизползван вход може да бъде свързан към логика 0 или логика 1, т.е. неизползван вход свързани съответно към тялото или към положителния полюс на източника на захранване , Такъв метод за включване предпочитани.

По този начин, за правилната работа и НОР порти OR Не са свободни да си входове, свързани логика 0, и за елементите ф и Не са свободни да си входове свързан log.1.

ИЛИ порта НЕ и И NO може да се използва като елементи на НЕ izopisannyh горе методи, ако е необходимо.

Когато логически елементи се използват с липсващ брой входове, е необходимо за превръщане на логически израз, че има намаляване на броя на входовете на логически елементи, които не винаги водят до положителни резултати.

Сега можете да отидете директно към изграждането на структурни схеми за логически изрази.

Пример. Според логическия израз

изграждане на логическа блок схема.

Решение:

1. Определя се броят на променливите и тяхното състояние (директно или обратен). Това логически израз две променливи и , променлив има пряка и обратна състояние, следователно, изисква инвертор НЕ.

2. Определяне на броя и вида на операциите. В двете скоби логически израз изтече действието на допълнение (дизюнкция), следователно, изисква два порта или две vhodami.Krome, на втория или елемент - с инверсия ( ,

Операцията на умножение (връзка) се извършва между скобите и втора скоба - между променливите и Т.е. изисква две логически И порта с два входа.

Фиг. 3.15 показва блокова схема на крайния логическия израз F.

Фиг. 3.15 Блок схема на логически израз F.

Пример. Изграждане на блокова схема на логическия израз

Решение:

Анализът на логическия израз, за ​​да се определи

някои от неговите характеристики.

1. Функцията има три аргумента (променливи) , , ).

За променливи с инверсии осигурява два инверторни НЕ.

2. Функцията съдържа логическите операции на събиране и умножение.

3. Членовете на трите групи могат да бъдат разграничени в този логически израз:

,

4. Съответната логическа операция се извършва във всяка група.

Фиг. 3.16 показва блокова схема на логически израз.

Фиг. 3.16 Блок схема на логически израз F.

Контролен лист

1. Основни логически елементи, електрически вериги и логически уравнения, истината маси, на принципа на действие на всеки елемент.

2. В логическия израз, за ​​да бъде в състояние да направи логически блок схема.

3. За да бъде в състояние да направи логичен уравнение за структурна логика

4. TRIGGERS

Спусъкът - е електронно устройство, като две състояния на стабилно равновесие и в състояние да скочи, за да премине от едно състояние в друго съгласно РСТ

влиянието на външен управляващ сигнал. Следователно, промяната на изходното напрежение нива спусъка, един от които е взета като логика 1, а другата - за логика 0.

Се задейства в цифровата електроника са били широко използвани и използване надценява: те се използват за изграждане на устройства за съхранение, импулсни броячи, регистри, много цифрови устройства, и т.н.

Елементна база тригери могат да бъдат транзисторни ключове, логически интегрални елементи.

4.1 тригери на транзистори

Задействащи се състои от два транзисторни ключове, свързани между положителна обратна връзка, както и в зависимост от броя на входовете могат да бъдат класифицирани според три критерия:

- Задействащи с отделни входове (два входа);

- Тригер вход (един запис);

- Комбинирани тригери (три входове).

Фиг. 4.1 представя спусък с отделни входове.

Trigger се събира в две транзистор превключва VT1, и VT2, Свързаните положителна обратна връзка ( ). симетрични води обикновено използвани в практически електроника, в който транзистори и други елементи са всички избрани със същите или подобни параметри:

; ; R1 = R2 = R; C1 = C2 = C

Резистори Известно е да се ограничи максималната колектор ток съответния транзистор. На Началните входове включва RC-верига (R1-C1 и R2-C2),

че се диференцират на входните сигнали (динамични стойности).

Фиг. 4.1 Trigger с отделни входове.

Кондензатори паралелно свързани съпротивления Увеличете скоростта на праговите превключва.

При стационарно състояние, един от транзисторите, например, VT1 е отворен и е в състояние на пълно насищане - влезте. 0 ( , Друг VT2 - затворен и е в прекъсване на готовност - влезте. 1 ( ,

Open състояние транзистор VT1 се поддържа от висок потенциал и ток Input в основата му към колектора на транзистора VT2 затворен чрез резистор , Стойността на база ток Тя се определя от израза:

където S - коефициент на насищане;

β - текущата печалба.

От другата страна на основата ток може да се определи от Kirchhoff уравнение за контура:

Приравняването изрази (4.1) и (4.2), можем да определят устойчивостта :

осигурен този израз е под формата

В затворено състояние на транзистора VT2 поддържа нисък потенциал Отваряне на транзистор VT1, VT2 транзистор така базовата напрежение на транзистора е по-малък от прага ( ) И текущата база в този случай, колектор ток, равен на реципрочната ( ). В това състояние, спусъкът може да бъде произволно дълго.

Превключването се осъществява когато спусъкът се прилага към входа Open транзистор VT1 правоъгълен импулс. Така RC-верига (C1, R1) за диференциране на входния импулс връх пулса на две положителни и една отрицателна (Фигура 4.2.).

Положителният импулс се появява по време на При зареждане на кондензатор C1 чрез веригата:

(Housing)

В този импулс диод VD1 не реагира (затворен) и промени в състоянието на спусъка се случва.

Фиг. 4.2

При прекратяване на входния импулс по време на кондензатор C1 започва да изпълнява първия момент във веригата:

,

когато неравенството ( - Resistance Bazo-емитер кръстовище на VT1 на транзистор с отворен). Това създава отрицателен импулс на точка A върху катода на диода VD1 и обратната Bazo-емитер ток Transistor VT1. Продължителността на въздействие на обратен ток е незначителен, т.е. стойност се определя от скоростта на съпротивлението и увеличаване Bazo-емитер кръстовище на транзистора в началото на неговото закриване и за постигането на неравенството ,

Под влияние на обратния ток Transistor VT1 началото на затварянето (като драстично намаляване на общата база ток) и напрежението на колектора да се повиши до логика 1 ( Което, чрез резистор се подава към базата на транзистора VT2, създавайки напрежение въз основа на неговата по-праг транзистор ( ).

Transistor VT2 започва да се отваря. Стойността на база ток определена от израза (10.1), VT2 транзистор накрая влиза насищане. Напрежението в колектора се намалява до неговата дневник. 0 ( ), Което води до обратна връзка ( ), За намаляване на стреса в основата на транзистора VT1 до стойност, по-малка от операция на праг транзистор ( ), С което се ускорява затварянето на транзистор VT1.

Едновременно с това, тъй като затварянето на транзистора VT1 повишава резистентността Bazo-емитер, и когато условието кондензатор C1 ще се разреди за различна схема:

време Постоянен заустване кондензатор е ,

По този начин, на спусъка се мести в нов стабилно състояние:

- VT1 - затворен , ;

- VT2 - отворен, ,

Тригери са показани на Фиг. 4.2, неговата структура почти същата като на спусъка с отделни входове, така че общия принцип на действие на всяка от тях е идентичен с описаните по-горе.

Фиг. 4.3 тригери на транзистори: а) - с изброимо вход; б) - комбинирани.

Контролни въпроси:

1. Определението за класификация на спусъка спусъка.

2. Целта на всеки елемент на тригер верига.

3. диференциране RC-верига и нейното Схема на синхронизация.

4. Принципът на динамични тригерни входове

5. За да бъде в състояние да определи параметрите на работа на елементите на тригер верига.

10.3 Интеграл тригери

Тригери на логически интегрирани елементи (интегрални тригери) се характеризират с голямо разнообразие и класифицирана:

- Метод за записване на информация;

- Чрез процеса на управление на информацията;

- Чрез организиране на логическите връзки.

а) Според метода на регистриране на информацията разграничи асинхронни и синхронни тригери.

В асинхронен предизвиква промяна на състоянието се появява, когато сигналът на данните входове Trigger.

В синхронните входове данни задейства освен съществува допълнителен вход за управляващи сигнали (тактови сигнали). Превключи на спусъка се случва, когато информацията за синхронизация и синхронизация сигнали.

б) Според ръководството на информация е в състояние да разграничи задейства статична, динамична, с едно и многостъпални контрол.

В статичен контрол на спусъка на превключване се случва, когато се прилага за информация вход DC напрежение определено ниво (например, логика 1).

Динамично управление на превключвателя на спусъка се прави на предния или задния фронт на импулса.

в) Чрез организиране на логическите връзки разграничи задейства RS-, D-, Т-, JK-тип.

Информация входни тригери могат да се определят, както следва:

S - комплект - спусък за определяне на държавната 1;

R - изчисти - спусък за определяне на 0;

T - брояч вход;

D - създаване на спусъка времезакъснение в състояние, съответстващо на логическото ниво на този вход;

C - синхронизиране вход;

J - превключване на спусъка вход от държавната 0 до състояние 1;

K - превключване на спусъка вход от състояние 1 до състояние 0;

V - вход, което позволява промяната на състоянието на спусъка.

<== Предишна лекция | На следващата лекция ==>
| Binary кодиран десетичен система

; Дата: 01.15.2014; ; Прегледи: 1208; Нарушаването на авторските права? ;


Ние ценим Вашето мнение! Беше ли полезна публикуван материал? Да | не



ТЪРСЕНЕ:


Вижте също:



zdes-stroika.ru - Studopediya (2013 - 2017) на година. Тя не е автор на материали, и дава на студентите с безплатно образование и използва! Най-новото допълнение , Al IP: 66.102.9.22
Page генерирана за: 0.131 сек.