Studopediya

КАТЕГОРИЯ:


Астрономия- (809) Биология- (7483) Биотехнологии- (1457) Военное дело- (14632) Высокие технологии- (1363) География- (913) Геология- (1438) Государство- (451) Демография- (1065) Дом- (47672) Журналистика и СМИ- (912) Изобретательство- (14524) Иностранные языки- (4268) Информатика- (17799) Искусство- (1338) История- (13644) Компьютеры- (11121) Косметика- (55) Кулинария- (373) Культура- (8427) Лингвистика- (374) Литература- (1642) Маркетинг- (23702) Математика- (16968) Машиностроение- (1700) Медицина- (12668) Менеджмент- (24684) Механика- (15423) Науковедение- (506) Образование- (11852) Охрана труда- (3308) Педагогика- (5571) Полиграфия- (1312) Политика- (7869) Право- (5454) Приборостроение- (1369) Программирование- (2801) Производство- (97182) Промышленность- (8706) Психология- (18388) Религия- (3217) Связь- (10668) Сельское хозяйство- (299) Социология- (6455) Спорт- (42831) Строительство- (4793) Торговля- (5050) Транспорт- (2929) Туризм- (1568) Физика- (3942) Философия- (17015) Финансы- (26596) Химия- (22929) Экология- (12095) Экономика- (9961) Электроника- (8441) Электротехника- (4623) Энергетика- (12629) Юриспруденция- (1492) Ядерная техника- (1748) Arhitektura- (3434) Astronomiya- (809) Biologiya- (7483) Biotehnologii- (1457) Военни бизнесмен (14632) Висока technologies- (1363) Geografiya- (913) Geologiya- (1438) на държавата (451) Demografiya- ( 1065) Къща- (47672) журналистика и смирен (912) Izobretatelstvo- (14524) външен >(4268) Informatika- (17799) Iskusstvo- (1338) историята е (13644) Компютри- (11,121) Kosmetika- (55) Kulinariya- (373) културата е (8427) Lingvistika- (374) Literatura- (1642) маркетинг-(23702) математиците на (16968) Механична инженерно (1700) медицина-(12668) Management- (24684) Mehanika- (15423) Naukovedenie- (506) образователна (11852) truda- сигурност (3308) Pedagogika- (5571) Poligrafiya- (1312) Politika- (7869) Лево- (5454) Priborostroenie- (1369) Programmirovanie- (2801) производствено (97 182 ) индустрия- (8706) Psihologiya- (18388) Religiya- (3217) Svyaz (10668) Agriculture- (299) Sotsiologiya- (6455) на (42831) спортист строително (4793) Torgovlya- (5050) транспорт ( 2929) Turizm- (1568) физик (3942) Filosofiya- (17015) Finansy- (26596) химия (22929) Ekologiya- (12095) Ekonomika- (9961) Electronics- (8441) Elektrotehnika- (4623) Мощност инженерно ( 12629) Yurisprudentsiya- (1492) ядрена technics- (1748)

Nonbinary броячи




Както бе споменато по-рано, не-двоични броячи имат сметки модул Къде м - положително число брояч изход битов код. Принципът на строителството им е да се премахнат някои от излишните конвенционални двоичен брояч членки. Прекомерната държавна изключени общо два начина. Първият метод се характеризира с въвеждането на обратна връзка от изходите на джапанки само определени битове към входовете на всички джапанките нулират разряди. В резултат на контра връща към нула първоначалното състояние с пристигането на броя на импулсите на броене на по-малко от 2 м. Вторият метод се характеризира с предварително записани в определен брой задействания на брояча, така че държавата за нулиране не е нула, а в противен случай, до стойността на този номер. Във всеки случай, за реализирането на които не двоичен брояч нужда редица джапанки То се закръгля до по-голям число ,

Най-голям интерес сред не-двоични броячи са BCD броячи с K MF = 10, което се основава на четири преброяване спусъците. Значението на този клас на метър е, че с тях може лесно да бъде направено в рамките на борбата съдържание изход десетичен код. Всъщност, всеки BCD брояч има десет стабилни държави и съответства на една цифра система десетични числа. Пример за асинхронни вериги BCD тотализатор е показан в ris.9.22. За да се противопоставят имали сметки модул K MF = 10, е необходимо да рестартирате десета броене пулса, т.е. на изход код 1010 под формата на 2 обратна връзка, нулира всички джапанки на тезгяха. Тази обратна връзка ще се формира от звената за съвпадение верига (и порта) на втората и четвъртата цифри. Същият сигнал ще бъде предаване на сигнала P в тезгяха следващата най-висока десетичната десетилетие в строителството mnogoryazryadnogo BCD брояч. ИЛИ порта схема се използва в предаването задейства нулиране на сигнала за обратна връзка и сигнал R. външната нулиране

Ris.9.22. Шофиране асинхронен BCD тотализатор.

По същия начин, може да се изгради ris.9.22 броячи с всички модули сметки като обобщение и изваждане, синхронен, така и асинхронно. Условното графично нотация на функцията се определя от двоичен брояч символът "ST" или "СС2". Ако броячът не е двоичен, неговите сметки в модула ASB се определя от съответния номер в близост до символа "ST". маркиране чипове са кодирани ", т.е." герои. Има чип броячи, който да обединява изход декодера. В тези броячи, кодът продукция ще бъде единна. BCD брояч с вътрешен декодер нарича десетичен. Като пример, след десетичната брояч чип IE8 CMOS серия (naprmer, K176IE8 и K561IE8). Интересно е да се използва този чип в честотния делител верига с превключваем съотношение разделение (ris.9.23). Самият чип работи по следния начин. Когато сигнал с високо ниво на вход за нулиране R е настроен висок потенциал на изхода Q 0 и P прехвърлянето изход, изходите са инсталирани в другите логически нули. Работата се извършва насрещен положителен край на вход В. В този случай, влизането в ЕС е сметката на разрешение за вход, и сметката ще се извършва по молба на една логика нула. При подаване на заявление за членство в ЕС през логическа единица спира и състоянието на брояча се запазва. Сервирайте преброяване импулси и влизане в ЕС. В този случай, на входа C става разрешенията за въвеждане на профила. Сметка ще бъде по-логика един на входа C на отрицателните разлики в входа на ЕС. Както сметки логическа единица се движи последователно на изхода от изхода Q 0 до Q 9, и след това отново към изхода Q 0 и цикълът се повтаря. Изходът от ниското ниво на трансфер P се появява, когато логично един появява на изхода Q 5. Отново логично един на изхода на прехвърлянето P се появява в момента на логически един на изхода Q 0. Transfer Exit Р се използва за изграждане на битова чрез свързване броячи всеки друга.



Ris.9.23. Шофиране делител на честота с превключваем съотношение разделение и времедиаграма на спусъка.

превключвател SA 1 е разположен в блок схема на необходимото съотношение разделение, преминете SA 2 - SA десетки и превключващите 3 - стотици. При инсталиране в състоянието на чипове черта от превключвателите, логиката нула се появява на изхода на елемент D 4.1. До този момент на асинхронен RS-спусъка на NAND D 4.2 и D 4.3 изброимо импулс прилага към входа с всички входни делител, установен в една държава, т.е. изход 1 (изход Q) се формира логическа единица, и на изход 2 (изход ) - Logical нула. В момента тон 1 равни импулси преброени код набор код превключва SA, спусък елемент нулиране сигнал от D 4.1 влиза в състояние, в което логично нула се генерира на изхода 1 и изход 2 - логическа единица. И това състояние на спусъка остава до момента тон 2, когато ниското ниво на входа на спусъка на делител ще се върне в първоначалното си състояние. Използването на спусъка осигурява нулирате броячите на нула.

В голяма продължителност вариация преходни броячи и прагове D 1 - D 3 към входовете на R може да бъде случаят, когато един от чиповете се свежда до нула преди другия и ниво на сигнала ниско на изхода на D 4.1 е отстранен преди останалите чипове ще се свежда до нула. В случай на използване на спусъка на елементите на D 4.2 и 4.3 D продължителност на входния сигнал за нулиране на нула всички броячи чипове равен на продължителността на положителен импулс делител вход, т.е. т 2 - т 1.

организационен принцип на недопускане на двоичен модул сметка чрез назначаване на тезгяха задейства определен брой илюстрира ris.9.24 схема. Веригата използва IC паралелно BCD надолу брояч K155IE6 (D 1, D 2, D 3). Устройствата са оборудвани с входове D 1 ... D 4 предварително зададена изходна код, който се прилага успоредно с BCD модул четирицифрен предвид всички честотен делител. Прехвърлянето на този код към съответните изходи 1, 2, 4, 8 чипове извършват логическа нула на входа L. Положителен сметка в чип K155IE6 от вход часовник, за да насочи динамичен вход "1". Когато този входящ "-1" и логика L трябва да бъде единство. Ако броене на импулси, доставени на пряка динамичен вход "-1" и "1" на входа и на Л - логически единици, уредът ще извърши операцията за обратно отброяване. Всяка десета кратък импулс се генерира нула изходен импулс на изхода "= 9" в режим на работа и на изхода "= 0" в режим на изваждане сумиране.

Ris.9.24. Шофиране делител на честота с модул сметки цифров контрол.

По този начин, ако ние комбинираме изходите "= 0" бита с предишните контра входове "-1" бита следват, и "1" входът е логична единица (свързан с потенциала на доставките чрез ограничаващ резистор R 1), броячи делител ще работи в режим снижаване. На смесените входове на назначаване L на всички чип броячи на изходния сигнал от прехвърлянето на стотици десетилетие брояч чип, чрез която при достигане на нула в цикъл от отрицателни сметки във всички чипове ще бъдат записани BCD сметка модул. Бил цикъл няма да започне с максимална стойност от 999, и с определения BCD код. Ако е необходимо, нулира брояча разделителни вериги са оборудвани с директен статично вход за нулиране R. Resistor R 2 дърпа нагоре на потенциала на чип броячи нулират входове за пасивна нулево ниво, за да сигнализират за липсата на зануляване. Тази схема е полезна в случаите, когато модулът трябва да управляват сметките си в цифров код изхода на устройство, като например микроконтролер.





; Дата: 09.05.2015; ; Прегледи: 308; Нарушаването на авторските права? ;


Ние ценим Вашето мнение! Беше ли полезна публикуван материал? Да | не



ТЪРСЕНЕ:


Вижте също:



zdes-stroika.ru - Studopediya (2013 - 2017) на година. Тя не е автор на материали, и дава на студентите с безплатно образование и използва! Най-новото допълнение , Al IP: 66.102.9.22
Page генерирана за: 0.048 сек.